NI LabVIEW 和 LabVIEW FPGA 模塊為 NI Reconfigurable I/O (RIO) 硬件目標上的 FPGA 設備提供圖形化開發。用戶可以創建嵌入式 FPGA VI,將直接訪問 I/O 與用戶定義的 LabVIEW 邏輯相結合,以定義自定義硬件。
雖然 LabVIEW 是 FPGA 編程的有效工具,但用戶可能擁有現有的硬件描述語言 (HDL) 知識產權 (IP),他們必須將其集成到他們的 NI FlexRIO 硬件應用程序中。這樣做有三個選項。一個選項是 IP 集成節點。該節點為 HDL IP 和 Xilinx CORE Generator XCO 文件提供了一個簡單的內聯接口。它具有自動 LabVIEW 接口生成功能,并能夠為主機執行生成周期準確的仿真模型。使用新功能,用戶可以在主機上運行他們的 LabVIEW FPGA VI,以確保在為 FPGA 編譯之前確保功能正常
PXI-1033
PXI-1036
PXI-1042
PXI-1042Q
PXI-1044.
PXI-1045
PXIe-1062Q
PXIe-1065
PXIe-1066DC
PXle-1071
PXIe-1073
PXIe-1075
PXIe-1078
PXIe-1082
PXIe-1082DC
PXIe-1084
PXIe-1085
PXIe-1085
PXIe-1086
PXle-1092
PXle-1095
PXI-5404
PXI-5406
PXI-5412
PXI-5412
PXI-5412
PXI-5421
PXI-5422
PXI- 5441
PXIe-5413
PXIe-5423
PXIe-5433
PXIe-5442
PXIe-5450
PXIe-5451
PC1-6110
PC1-6111
PC1-6115
PC1-6120
PC1-6122
PC1-6123
PCI-6143
PCI-6154
PCI-6221
PC1-6225
PCI-6229
PCI-6255
PCI-6280
PC1-6281
PC1-6284
PC1-6289
PCle-6320
PCle-6321
PCle-6323
PCle-6341
PCle-6343
PCle-6346
PCle-6351
PCle-6353
PCle-6361
PCle-6363
PCle-6374
PCle-6376